简单介绍一下主板上的晶振和时钟发生器
了解一下时钟发生器吧,我想,不管什么类型的主板,原理上是一样的。
时钟发生器的定义:CLK,在主板的中间位置有个晶振元件,它会产生一系列高频脉冲波,这些原始的脉冲波再输入到时钟发生器芯片内,经过整形与分频,然后分配给计算机需要的各种频率。
CPU的工作频率是由主板的时钟发生器来决定的.以下就是时钟发生器的芯片。
上图中左下的SKC14.318 是晶振,右侧的ICS CD580118B芯片是时钟发生器。
下面介绍一下各种不同频率在主板上的作用:
主板时钟电路工作原理
时钟电路工作原理:3.5电源经过二极管和电感进入分频器后,分频器开始工作,和晶体一起产生振荡,在晶体的两脚均可以看到波形。晶体的两脚之间的阻值在450—700欧之间。在它的两脚各有1V左右的电压,由分频器提供。晶体两脚常生的频率总和是14.318M。
总频(OSC)在分频器出来后送到PCI槽的B16脚和ISA的B30脚。这两脚叫OSC测试脚。也有的还送到南桥,目的是使南桥的频率更加稳定。在总频OSC线上还电容。总频线的对地阻值在450—700欧之间,总频时钟波形幅度一定要大于2V电平。如果开机数码卡上的OSC灯不亮,先查晶体两脚的电压和波形;有电压有波形,在总频线路正常的情况下,为分频器坏;无电压无波形,在分频器电源正常情况下,为分频器坏;有电压无波形,为晶体坏。
没有总频,南、北桥、CPU、CACHE、I/O、内存上就没有频率。有了总频,也不一定有频率。总频一定正常,可以说明晶体和分频器基本上正常,主要是晶体的振荡电路已经完全正常,反之就不正常。
当总频产生后,分频器开始分频,R2将分频器分过来的频率送到南桥,在南桥处理过后送到PCI槽B8和ISA的B20脚,这两脚叫系统测试脚,这个测试脚可以反映主板上所有的时钟是否正常。系统时钟的波形幅度一定要大于1.5V,这两脚的阻值在450—700欧之间,由南桥提供。
在主板上RESET和CLK者是南桥处理的,在总频正常下,如果RESET和CLK都没有,在南桥电源正常情况下,为南桥坏。主板不开机,RESET不正常,先查总频。在主板上,时钟线比AD线要粗一些,并带有弯曲。
关于超频:
可以在bios中调整时钟发生器,也可以用SoftFSB软件控制和改变时钟发生器,达到处理器、AGP超频的效果。
用softFSB,就是所谓的“软超频了”。
原创文章,作者:斑斓网站长,如若转载,请注明出处:https://www.argb.net/brief-and-crystal-on-the-motherboard-clock-generator.html